1. 您现在的位置:首页
  2. 标签:数字电路

标签:数字电路

  • 电子设计接地技术

    发布时间:2014年07月16日,查看次数:1276
    在电子设计中,最常碰到的技术就是电路板的接地,从最常见的单模拟电路回路接地、单纯的数字电路回路接地到模拟数字电路的混合接地,从这些接地的方式中无不显示着电子设计的发展。如果你设计的产品还有其他的要求,需要考虑的接地技术的,今天就来分析说明下在这些因素的接地技术。在电子设计中,最常碰到的技术就是电路板的接地,从最常见的单模拟电路回路接地、单纯的数字电路回路接地到模拟数字电路的混合接地,从这些接地的方式中无不显示着电子设计的发展。如果你设计的产品还有…
  • RF电路设计的常见问题

    发布时间:2017年03月31日,查看次数:714
    1、数字电路模块和模拟电路模块之间的干扰如果模拟电路(射频)和数字电路单独工作,可能各自工作良好。但是,一旦将二者放在同一块电路板上,使用同一个电源一起工作,整个系统很可能就不稳定。这主要是因为数字信号频繁地在地和正电源(>3 V)之间摆动,而且周期特别短,常常是纳秒级的。由于较大的振幅和较短的切换时间。使得这些数字信号包含大量且独立于切换频率的高频成分。在模拟部分,从无线调谐回路传到无线设备接收部分的信号一般小于lμV。因此数字信号与射频信号之间的差别…
  • 数字电路上拉电阻和下拉电阻的作用和选用

    发布时间:2017年07月06日,查看次数:883
    本文主要讲了数字电路和的作用以及如何选用,下面一起来学习一下:1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接,以提高输出高电平的值。2、OC门电路必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯片的管脚加上拉电阻来提高输出电平,从而提…
  • 数字电路低电平和高电平的区别

    发布时间:2017年11月17日,查看次数:1077
    数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也不同。在TTL门电路中,把大于3.5伏的电压规定为逻辑高电平,用数字1表示;把电压小于0.3伏的电压规定为逻辑低电平,用数字0表示。数字电平从低电平(数字“0”)变为高电平(数字“1”)的那一瞬间(时刻)叫作上升沿。数字电路中,把电压的高低用逻辑电平来表示。逻辑电平包括高电平和低电平这两种。不同的元器件形成的数字电路,电压对应的逻辑电平也…
  • 数字电路设计之需要注意的几个点

    发布时间:2017年11月22日,查看次数:746
    这是一个在逻辑设计中注意事项列表,由此引起的错误常使得设计不可靠或速度较慢,为了提高设计性能和提高速度的可靠性,必须确定设计通过所有的这些检查。可靠性1. 为时钟信号选用全局时钟缓冲器BUFG!不选用全局时钟缓冲器的时钟将会引入偏差。2. 只用一个时钟沿来寄存数据使用时钟的两个沿是不可靠的,因为时钟的某沿或者两个沿会漂移。如果时钟有漂移而且你只使用了时钟的一个沿,你就降低了时钟边沿漂移的风险。这个问题可以这样来解决:就是允许CLKDLL自动纠正时钟的占空比,以达百…
  • 模拟电路和数字电路的区别、联系及实现方案

    发布时间:2020年04月27日,查看次数:419
    作为一位硬件工程师,必须面对的就是两个基本电路:模拟电路和数字电路。下面我们就来了解一下这两个电路的基本知识。一、模拟电路与数字电路的定义及特点● 模拟电路(电子电路)模拟信号:处理模拟信号的电子电路。“模拟”二字主要指电压(或电流)对于真实信号成比例的再现。其主要特点是:1、函数的取值为无限多个;2、当图像信息和声音信息改变时,信号的波形也改变,即模拟信号待传播的信息包含在它的波形之中(信息变化规律直接反映在模拟信号的幅度、频率和相位的变化上)。3…